找货询价

一对一服务 找料无忧

专属客服

服务时间

周一 - 周六 9:00-18:00

QQ咨询

一对一服务 找料无忧

专属客服

服务时间

周一 - 周六 9:00-18:00

技术支持

一对一服务 找料无忧

专属客服

服务时间

周一 - 周六 9:00-18:00

售后咨询

一对一服务 找料无忧

专属客服

服务时间

周一 - 周六 9:00-18:00

HYS64V4000GD-10

型号:

HYS64V4000GD-10

品牌:

INFINEON[ Infineon ]

页数:

19 页

PDF大小:

215 K

3.3V SDRAM Modules  
HYS64Vx00(2)0G(C)D-10  
144 pin SO-DIMM SDRAM Modules  
16MB, 32MB, 64MB & 128 MB density  
144 Pin JEDEC Standard, 8 Byte Small Outline Dual-In-Line Synchronous DRAM Modules  
for PC notebook applications  
One bank 2M x 64, 4M x 64, 8M x 64 and 16M x 64 non-parity module organisation  
Two bank 16M x 64 organisation  
Performance:  
-10  
PC66  
66  
Units  
MHz  
fCK  
tAC  
Clock frequency (max.)  
Clock access time  
8
ns  
CAS latency = 2 & 3  
Single +3.3V(± 0.3V ) power supply  
Programmable CAS Latency, Burst Length and Wrap Sequence  
(Sequential & Interleave)  
Auto Refresh (CBR) and Self Refresh  
Decoupling capacitors mounted on substrate  
All inputs, outputs are LVTTL compatible  
2
Serial Presence Detect with E PROM  
4096 refresh cycles every 64 ms  
Gold contact pad  
HYS64V8000GCD and HYS64V160(2)0GCD in COB techniques with 1” height only  
This SDRAM product familiy is intended to be fully pin and architecture compatible with the 144  
pin SO-DIMM DRAM module family.  
Semiconductor Group  
1
7.98  
HYS64Vx00(2)0G(C)D-10  
144 pin SO-DIMM SDRAM Modules  
This SIEMENS module family are industry standard 144 pin 8-byte Synchronous DRAM (SDRAM)  
Small Outline Dual In-line Memory Modules (SO-DIMM) which are organised as x64 high speed  
memory arrays designed for use in non-parity applications. These SO-DIMMs use SDRAMs in  
TSOPII packages. Decoupling capacitors are mounted on the board.  
2
The DIMMs use optional serial presence detects implemented via a serial E PROM using the two  
2
pin I C protocol. The first 128 bytes are utilized by the DIMM manufacturer and the second 128  
bytes are available to the end user.  
All SIEMENS 144-pin SO-DIMMs provide a high performance, flexible 8-byte interface in a 67,5  
mm long footprint. This module family is available in conventional and COB module assembly  
technique.  
Product Spectrum:  
SDRAMs RowAddr.  
used  
Bank  
Select  
Column Refresh Period  
Addr.  
2M x 64  
4M x 64  
8M x 64  
16M x 64  
16M x 64  
HYS64V2000GD-10  
HYS64V4000GD-10  
HYS64V8000G(C)D-10  
HYS64V1600GCD-10  
HYS64V1620GCD-10  
8 2Mx8  
4 4Mx16  
8 8Mx8  
11  
12  
12  
12  
12  
BA0  
9
8
4k  
4k  
4k  
4k  
4k  
64 ms  
64 ms  
64 ms  
64 ms  
64 ms  
BA0, BA1  
BA0, BA1  
BA0,BA1  
BA0,BA1  
9
16 16Mx4  
16 8M x 8  
10  
9
Card Dimensions:  
Organisation  
2M x 64  
PCB-Board  
L-DIM-144-6  
L-DIM-144-7  
L-DIM-144-8  
L x H x T [mm]  
67.60 x 25.40 x 3.80  
67.60 x 25.40 x 3.80  
67.60 x 31.75 x 3.80  
67.60 x 25.40 x 3.80  
67.60 x 25.40 x 3.80  
4M x 64  
8M x 64  
8M x 64 COB  
16M x 64 COB  
L-DIM-144-C6  
L-DIM-144-C7  
Pin Names  
A0-A10  
A0-A11  
Address Inputs for 2M x 64 modules  
Address Inputs for 4M x 64, 8M x 64 & 16M x 64  
modules  
BA0  
Bank Select for 2M x 64 modules  
BA0,BA1  
DQ0 - DQ63  
RAS  
Bank Selects for 4M x 64, 8M x 64& 16M x 64 modules  
Data Input/Output  
Row Address Strobe  
Column Address Strobe  
Read / Write Input  
CAS  
WE  
CKE0  
CLK0  
Clock Enable  
Clock Input  
DQMB0 - DQMB7  
Data Mask  
CS0 - CS3  
Vcc  
Chip Select  
Power (+3.3 Volt)  
Vss  
Ground  
SCL  
Clock for Presence Detect  
Serial Data Out for Presence Detect  
No Connection  
SDA  
N.C.  
Semiconductor Group  
2
HYS64Vx00(2)0G(C)D-10  
144 pin SO-DIMM SDRAM Modules  
Pin Configuration  
Front  
Side  
Back  
Side  
Front  
Side  
Back  
Side  
PIN #  
PIN #  
PIN #  
PIN #  
1
VSS  
2
VSS  
73  
NC  
Vss  
NC  
NC  
Vcc  
74  
CKL1  
3
DQ0  
DQ1  
DQ2  
DQ3  
VCC  
DQ4  
DQ5  
DQ6  
DQ7  
Vss  
4
DQ32  
DQ33  
DQ34  
DQ35  
Vcc  
75  
76  
Vss  
5
6
77  
78  
NC  
7
8
79  
80  
NC  
9
10  
12  
14  
16  
18  
20  
22  
24  
26  
28  
30  
32  
34  
36  
38  
40  
42  
44  
46  
48  
50  
52  
54  
56  
58  
60  
62  
64  
66  
68  
70  
72  
81  
82  
Vcc  
11  
13  
15  
17  
19  
21  
23  
25  
27  
29  
31  
33  
35  
37  
39  
41  
43  
45  
47  
49  
51  
53  
55  
57  
59  
61  
63  
65  
67  
69  
71  
83  
DQ16  
DQ17  
DQ18  
DQ19  
Vss  
84  
DQ48  
DQ49  
DQ50  
DQ51  
Vss  
DQ36  
DQ37  
DQ38  
DQ39  
Vss  
85  
86  
87  
88  
89  
90  
91  
92  
93  
DQ20  
DQ21  
DQ22  
DQ23  
Vcc  
94  
DQ52  
DQ53  
DQ54  
DQ55  
Vcc  
DQMB0  
DQMB1  
Vcc  
DQMB4  
DQMB5  
Vcc  
95  
96  
97  
98  
99  
100  
102  
104  
106  
108  
110  
112  
114  
116  
118  
120  
122  
124  
126  
128  
130  
132  
134  
136  
138  
140  
142  
144  
A0  
A3  
101  
103  
105  
107  
109  
111  
113  
115  
117  
119  
121  
123  
125  
127  
129  
131  
133  
135  
137  
139  
141  
143  
A1  
A4  
A6  
A7  
A2  
A5  
A8  
BA0  
Vss  
Vss  
Vss  
Vss  
DQ8  
DQ9  
DQ10  
DQ11  
Vcc  
DQ40  
DQ41  
DQ42  
DQ43  
Vcc  
A9  
BA1  
A10  
A11  
Vcc  
Vcc  
DQMB2  
DQMB3  
Vss  
DQMB6  
DQMB7  
Vss  
DQ12  
DQ13  
DQ14  
DQ15  
Vss  
DQ44  
DQ45  
DQ46  
DQ47  
Vss  
DQ24  
DQ25  
DQ26  
DQ27  
Vcc  
DQ56  
DQ57  
DQ58  
DQ59  
Vcc  
NC  
NC  
NC  
NC  
DQ28  
DQ29  
DQ30  
DQ31  
Vss  
DQ60  
DQ61  
DQ62  
DQ63  
Vss  
CKL0  
Vcc  
CKE0  
Vcc  
RAS  
WE  
CAS  
CKE1  
(A12)  
(A13)  
CS0  
NC ( CS1)  
SDA  
Vcc  
SCL  
Vcc  
Semiconductor Group  
3
HYS64Vx00(2)0G(C)D-10  
144 pin SO-DIMM SDRAM Modules  
WE  
CS0  
CS WE  
CS WE  
DQMB0  
DQ0-DQ7  
DQMB4  
DQM  
DQM  
DQ32-DQ39  
DQ0-DQ7  
DQ0-DQ7  
D4  
D0  
CS WE  
CS WE  
DQM  
DQ0-DQ7  
DQM  
DQMB1  
DQMB5  
DQ0-DQ7  
DQ8-DQ15  
DQ40-DQ47  
D5  
D1  
CS WE  
CS WE  
DQMB2  
DQM  
DQM  
DQMB6  
DQ0-DQ7  
DQ0-DQ7  
DQ48-DQ55  
DQ16-DQ23  
D6  
CS WE  
D2  
CS WE  
DQMB7  
DQM  
DQM  
DQMB3  
DQ56-DQ63  
DQ0-DQ7  
DQ0-DQ7  
DQ24-DQ31  
D3  
D7  
E2PROM (256wordx8bit)  
D0 - D7  
A0-A10, BA0  
SA0  
SA1  
SA2  
VCC  
VSS  
D0 - D7  
D0 - D7  
C1-C8  
SCL  
SDA  
RAS  
CAS  
CKE0  
D0 - D7  
D0 - D7  
D0, D1  
D4,D5  
CLK0  
CLK1  
D0 - D7  
D2, D3  
D6,D7  
Note: all resistor values are 10 Ohms  
Block DIagram for 2M x 64 SDRAM - DIMM module  
Semiconductor Group  
4
HYS64Vx00(2)0G(C)D-10  
144 pin SO-DIMM SDRAM Modules  
WE  
CS0  
CS WE  
CS WE  
LDQM  
DQMB0  
DQMB4  
LDQM  
DQ0-DQ7  
DQ0-DQ7  
DQ0-DQ7  
DQ32-DQ39  
DQMB1  
DQMB5  
UDQM  
UDQM  
DQ8-DQ15  
DQ8-DQ15  
DQ40-DQ47  
DQ8-DQ15  
D0  
D2  
CS WE  
CS WE  
LDQM  
LDQM  
DQMB2  
DQMB6  
DQ0-DQ7  
DQ0-DQ7  
DQ16-DQ23  
DQ48-DQ55  
UDQM  
UDQM  
DQMB3  
DQMB7  
DQ8-DQ15  
DQ8-DQ15  
DQ24-DQ31  
DQ56-DQ63  
D1  
D3  
E2PROM (256wordx8bit)  
A0-A11, BA0, BA1  
D0 - D3  
D0 - D3  
D0 - D3  
VCC  
VSS  
SA0  
SA1  
SA2  
C1-C4  
SCL  
SDA  
RAS  
D0 - D3  
D0 - D3  
CAS  
CKE0  
CLK0  
D0 - D3  
D0, D2  
D1, D3  
note: all resistors are 10 Ohms  
CLK1  
10 pF  
Block DIagram for 4M x 64 SDRAM - DIMM module  
Semiconductor Group  
5
HYS64Vx00(2)0G(C)D-10  
144 pin SO-DIMM SDRAM Modules  
WE  
CS0  
CS WE  
CS WE  
DQMB0  
DQ0-DQ7  
DQMB4  
DQM  
DQM  
DQ32-DQ39  
DQ0-DQ7  
DQ0-DQ7  
D4  
D0  
CS WE  
CS WE  
DQM  
DQ0-DQ7  
DQM  
DQMB1  
DQMB5  
DQ0-DQ7  
DQ8-DQ15  
DQ40-DQ47  
D5  
D1  
CS WE  
CS WE  
DQMB2  
DQM  
DQM  
DQMB6  
DQ0-DQ7  
DQ0-DQ7  
DQ48-DQ55  
DQ16-DQ23  
D6  
CS WE  
D2  
CS WE  
DQMB7  
DQM  
DQM  
DQMB3  
DQ56-DQ63  
DQ0-DQ7  
DQ0-DQ7  
DQ24-DQ31  
D3  
D7  
E2PROM (256wordx8bit)  
D0 - D7  
A0-A11, BA0,BA1  
SA0  
SA1  
SA2  
VCC  
VSS  
D0 - D7  
D0 - D7  
C1-C8  
SCL  
SDA  
RAS  
CAS  
CKE0  
D0 - D7  
D0 - D7  
D0, D1  
D4,D5  
CLK0  
CLK1  
D0 - D7  
D2, D3  
D6,D7  
Note: all resistor values are 10 Ohms  
Block Diagram for 8M x 64 SDRAM DIMM - Module  
Semiconductor Group  
6
HYS64Vx00(2)0G(C)D-10  
144 pin SO-DIMM SDRAM Modules  
CS0  
DQMB0  
DQMB4  
CS  
DQM  
CS  
DQM  
DQ0-DQ3  
DQ0-DQ3  
DQ32-DQ35  
DQ0-DQ3  
D8  
D9  
D0  
D1  
DQM CS  
DQ0-DQ3  
CS  
DQM  
DQ4-DQ7  
DQMB1  
DQ36-DQ39  
DQMB5  
DQ0-DQ3  
CS  
DQM  
CS  
DQM  
DQ0-DQ3  
DQ0-DQ3  
DQ8-DQ11  
DQ40-DQ43  
D10  
D11  
D2  
D3  
CS  
DQM  
CS  
DQM  
DQ0-DQ3  
DQ0-DQ3  
DQ12-DQ15  
DQMB2  
DQ44-DQ47  
DQMB6  
CS  
DQM  
CS  
DQM  
DQ16-DQ19  
DQ0-DQ3  
DQ48-DQ51  
DQ0-DQ3  
D12  
D13  
D4  
D5  
DQM CS  
DQ0-DQ3  
CS  
DQM  
DQ20-DQ23  
DQMB3  
DQ52-DQ55  
DQMB7  
DQ0-DQ3  
CS  
DQM  
DQM CS  
DQ0-DQ3  
DQ0-DQ3  
DQ24-DQ27  
DQ28-DQ31  
DQ56-DQ59  
DQ61-DQ63  
D14  
D6  
D7  
DQM CS WE  
CS  
DQM  
DQ0-DQ3  
D15  
DQ0-DQ3  
E2PROM (256wordx8bit)  
SA0  
SA1  
SA2  
D0 - D15  
A0-A11,BA0,BA1  
VDD  
SCL  
SDA  
D0 - D15  
D0 - D15  
D0 - D15  
16 SDRAMS  
C
VSS  
Clock Wiring  
16M x 64  
CLK0 8 SDRAMS  
CLK1 8 SDRAMS  
RAS, CAS, WE  
CKE0  
4 SDRAMs  
4 SDRAMs  
10  
Note: DQ wiring may differ than describes in this  
CK0  
drawing, however DQ/DQMB/CKE/CS relationship  
must be maintained as shown.  
10  
Block Diagram for one bank 16M x 64 SDRAM DIMM - Module (16M x 4 based)  
Semiconductor Group  
7
HYS64Vx00(2)0G(C)D-10  
144 pin SO-DIMM SDRAM Modules  
CS1  
CS0  
CS  
CS  
CS  
CS  
DQMB0  
DQ(7:0)  
DQM  
DQM  
DQMB4  
DQM  
DQM  
DQ0-DQ7  
D0  
DQ0-DQ7  
D8  
DQ(39:32)  
DQ0-DQ7  
D4  
DQ0-DQ7  
D12  
CS  
CS  
CS  
CS  
DQM  
DQM  
DQM  
DQM  
DQMB1  
DQMB5  
DQ(15:8)  
DQ(47:40)  
DQ0-DQ7  
D1  
DQ0-DQ7  
D9  
DQ0-DQ7  
D5  
DQ0-DQ7  
D13  
CS  
CS  
CS  
CS  
DQM  
DQM  
DQMB2  
DQM  
DQM  
DQMB6  
DQ(23:16)  
DQ(55:48)  
DQ0-DQ7  
D2  
DQ0-DQ7  
D10  
DQ0-DQ7  
D6  
DQ0-DQ7  
D14  
CS  
CS  
CS  
CS  
DQMB3  
DQM  
DQM  
DQMB7  
DQM  
DQM  
DQ(31:24)  
DQ(63:56)  
DQ0-DQ7  
D3  
DQ0-DQ7  
D11  
DQ0-DQ7  
D7  
DQ0-DQ7  
D15  
D0 - D15  
A0-A11,BA0,BA1  
VDD  
E2PROM (256wordx8bit)  
D0 - D15  
D0 - D15  
SA0  
SA1  
C
VSS  
SA2  
SCL  
SDA  
RAS, CAS, WE  
D0 - D15  
CKE0  
CKE1  
D0 - D7  
Clock Wiring  
16M x 64  
CLK0 8 SDRAM  
CLK1 8 SDRAM  
D8 - D15  
4 SDRAMs  
4 SDRAMs  
CK0  
Note: DQ wiring may differ than describes in this  
drawing, however DQ/DQMB/CKE/CS relationship  
must be maintained as shown.  
Block Diagram for two bank 16M x 64 SDRAM DIMM - Module ( 8M x 8 based)  
Semiconductor Group  
8
HYS64Vx00(2)0G(C)D-10  
144 pin SO-DIMM SDRAM Modules  
DC Characteristics  
TA = 0 to 70 °C; VSS = 0 V; VDD,VDDQ = 3.3 V ± 0.3 V  
Parameter  
Symbol  
Limit Values  
Unit  
min.  
max.  
Vcc+0.3  
0.8  
Input high voltage  
VIH  
VIL  
2.0  
– 0.5  
2.4  
V
Input low voltage  
V
Output high voltage (IOUT = – 2.0 mA)  
Output low voltage (IOUT = 2.0 mA)  
VOH  
VOL  
II(L)  
V
0.4  
V
Input leakage current, any input  
– 20  
20  
mA  
(0 V < VIN < 3.6 V, all other inputs = 0 V)  
Output leakage current  
IO(L)  
– 20  
20  
mA  
(DQ is disabled, 0 V < VOUT < VCC)  
Capacitance  
TA = 0 to 70 °C; VDD = 3.3 V ± 0.3 V, f = 1 MHz  
Parameter  
Symbol  
Limit Values  
2M x 64 4M x 64 8M x 64 16Mx 64  
Unit  
max.  
max.  
max.  
max.  
Input capacitance (A0 to A11, BA0, BA1)  
Input capacitance (RAS, CAS, WE, CKE0)  
Input Capacitance (CLK0, CLK1)  
Input capacitance (CS0)  
CI1  
CI2  
CI3  
CI4  
CI5  
CIO  
18  
18  
25  
18  
7
45  
50  
45  
45  
10  
9
pF  
pF  
pF  
pF  
pF  
pF  
pF  
pF  
Input capacitance (DQMB0-DQMB7)  
Input / Output capacitance (DQ0-DQ63)  
Input Capacitance (SCL,SA0-2)  
Input/Output Capacitance  
8
C
8
8
sc  
sd  
C
10  
10  
Semiconductor Group  
9
HYS64Vx00(2)0G(C)D-10  
144 pin SO-DIMM SDRAM Modules  
AC Characteristics 1)2)  
TA = 0 to 70 °C; VSS = 0 V; VCC = 3.3 V ± 0.3 V, tT = 1 ns  
Symbol  
Note  
Parameter  
Limit Values Unit  
-10  
min.  
max.  
Clock and Clock Enable  
Clock Cycle Time  
tCK  
fCK  
tAC  
CAS Latency = 3  
CAS Latency = 2  
10  
15  
ns  
ns  
System Frequency  
Clock Access Time  
CAS Latency = 3  
CAS Latency = 2  
100 MHz  
66  
MHz  
2, 4,  
CAS Latency = 3  
CAS Latency = 2  
8
8
ns  
ns  
6
6
7
7
8
9
Clock High Pulse Width  
Clock Low Pulse Width  
Input Setup time  
tCH  
3
3
3
1
3
8
1
ns  
ns  
ns  
ns  
ns  
ns  
ns  
tCL  
tCS  
Input Hold Time  
tCH  
CKE Setup Time (Power down mode)  
CKE Setup Time (Self Refresh Exit)  
Transition time (rise and fall)  
tCKSP  
tCKSR  
tT  
Common Parameters  
RAS to CAS delay  
tRCD  
tRC  
tRAS  
tRP  
tRRD  
tCCD  
30  
75  
ns  
2 CLK  
7 CLK  
3 CLK  
2 CLK  
1 CLK  
Cycle Time  
ns  
Active Command Period  
Precharge Time  
45  
30  
20  
1
ns  
ns  
Bank to Bank Delay Time  
CAS to CAS delay time (same bank)  
ns  
CLK  
Refresh Cycle  
9)  
8)  
Self Refresh Exit Time  
tSREX  
tREF  
2CLK  
+tRC  
ns  
Refresh Period (4096 cycles)  
Semiconductor Group  
64  
ms  
10  
HYS64Vx00(2)0G(C)D-10  
144 pin SO-DIMM SDRAM Modules  
Symbol  
Note  
Parameter  
Limit Values Unit  
-10  
min.  
max.  
Read Cycle  
2, 4  
10  
Data Out Hold Time  
tOH  
tLZ  
3
0
3
2
ns  
Data Out to Low Impedance Time  
Data Out to High Impedance Time  
DQM Data Out Disable Latency  
ns  
tHZ  
10  
ns  
tDQZ  
CLK  
Write Cycle  
2
5
0
Data Inut to Precharge (write recovery)  
Data In to Active / Refresh  
DQM Write Mask Latency  
tWR  
CLK  
CLK  
CLK  
tDAL  
tDQW  
Semiconductor Group  
11  
HYS64Vx00(2)0G(C)D-10  
144 pin SO-DIMM SDRAM Modules  
Notes:  
1. An initial pause of 100ms is required after power-up, then a Precharge All Banks command must  
be given followed by 8 Auto Refresh (CBR) cycles before the Mode Register Set Operation can  
begin.  
2. AC timing tests have V = 0.4 V and V = 2.4 V with the timing referenced to the 1.4 V crossover  
il  
ih  
point. The transition time is measured between V and V . All AC measurements assume t =1ns  
ih  
il  
T
with the AC output load circuit shown.Specified tac and toh parameters are measured with a 50  
2.4 V  
+ 1.4 V  
CLOCK  
0.4 V  
50 Ohm  
t
T
tSETUP tHOLD  
Z=50 Ohm  
I/O  
1.4V  
INPUT  
50 pF  
tAC  
tAC  
I/O  
tLZ  
tOH  
50 pF  
Measurement conditions for  
tac and toh  
1.4V  
OUTPUT  
tHZ  
pF only, without any resistive termination and with a input signal of 1V / ns edge rate between  
0.8V and 2.0 V.  
3. If clock rising time is longer than 1ns, a time (t -0.5) ns has to be added to this parameter.  
T
4. If t is longer than 1ns, a time (t -1) ns has to be added to this parameter.  
T
T
5. Any time that the refresh Period has been exceeded, a minimum of two Auto (CRB) Refresh  
commands must be given to “wake-up“ the device.  
6. Self Refresh Exit is a synchronous operation and begins on the 2nd positive clock edge after  
CKE returns high. Self Refresh Exit is not complete until a time period equal to tRC is satisfied  
once the Self Refresh Exit command is registered.  
7. Referenced to the time which the output achieves the open circuit condition, not to output voltage  
levels.  
8. t  
is equivalent to t  
+ t  
.
DAL  
DPL  
RP  
9. Self Refresh Exit is a synchronous operation and begins on the 2nd positive clock edge after  
CKE returns high. Self Refresh Exit is not complete until a time period equal to tRC is satisfied  
once the Self Refresh Exit command is registered.  
10.Referenced to the time which the output achieves the open circuit condition, not to output voltage  
levels.  
Semiconductor Group  
12  
HYS64Vx00(2)0G(C)D-10  
144 pin SO-DIMM SDRAM Modules  
Serial Presence Detects:  
A serial presence detect storage device - E2PROM - is assembled onto the module. Information about the module  
configuration, speed, etc. is written into the E2PROM device during module production using a serial presence  
detect protocol ( I2C synchronous 2-wire bus)  
SPD-Table:  
Byte#  
Description  
SPD Entry  
Value  
Hex  
2Mx64 4Mx64 8Mx64 16Mx64 16Mx64  
-10  
80  
08  
04  
0B  
-10  
80  
08  
04  
0C  
-10  
80  
08  
04  
0C  
-10  
80  
08  
04  
0C  
-10  
80  
08  
04  
0C  
0
1
2
3
Number of SPD bytes  
128  
256  
Total bytes in Serial PD  
Memory Type  
SDRAM  
Number of Row Addresses  
(without BS)  
4
5
Number of Column Addresses  
Number of DIMM Banks  
Module Data Width  
09  
01  
40  
00  
01  
A0  
80  
08  
01  
40  
00  
01  
A0  
80  
09  
01  
40  
00  
01  
A0  
80  
09  
02  
40  
00  
01  
A0  
80  
0A  
01  
40  
00  
01  
A0  
80  
1
64  
6
7
Module Data Width (cont’d)  
Module Interface Levels  
SDRAM Cycle Time at CL=3  
0
8
LVTTL  
10.0 ns  
8.0 ns  
9
10  
SDRAM Access time from Clock at  
CL=3  
11  
12  
Dimm Config (Error Det/Corr.)  
Refresh Rate/Type  
none  
00  
80  
00  
80  
00  
80  
00  
80  
00  
80  
Self-Refresh,  
15.6ms  
13  
14  
15  
SDRAMwidth, Primary  
08  
00  
01  
10  
00  
01  
08  
00  
01  
08  
00  
01  
04  
00  
01  
Error Checking SDRAM data width  
n/a / x8  
Minimum clock delay for back-to-  
back random column address  
tccd = 1 CLK  
16  
Burst Length supported  
1, 2, 4, 8 & full  
page  
8F  
8F  
8F  
8F  
8F  
17  
18  
19  
20  
Number of SDRAM banks  
Supported CAS Latencies  
CS Latencies  
2
02  
06  
01  
01  
04  
06  
01  
01  
04  
06  
01  
01  
04  
06  
01  
01  
04  
06  
01  
01  
2, & 3  
CS latency = 0  
WE Latencies  
Write latency  
= 0  
21  
22  
SDRAM DIMM module attributes  
SDRAM Device Attributes :General  
SDRAM Cycle Time at CL = 2  
non buffered/  
non reg.  
00  
06  
00  
06  
00  
06  
00  
06  
00  
06  
Vcc tol +/-  
10%  
23  
24  
15.0 ns  
8.0 ns  
F0  
80  
F0  
80  
F0  
80  
F0  
80  
F0  
80  
SDRAM Access Time from Clock at  
CL=2  
25  
26  
SDRAM Cycle Time at CL = 1  
not supported  
not supported  
FF  
FF  
FF  
FF  
FF  
FF  
FF  
FF  
FF  
FF  
SDRAM Access Time from Clock at  
CL=1  
27  
Minimum Row Precharge Time  
30 ns  
1E  
1E  
1E  
1E  
1E  
Semiconductor Group  
13  
HYS64Vx00(2)0G(C)D-10  
144 pin SO-DIMM SDRAM Modules  
SPD-Table (cont’d):  
Byte#  
Description  
SPD Entry  
Hex  
Value  
2Mx64 4Mx64 8Mx64 16Mx64 16Mx64  
-10  
-10  
-10  
-10  
-10  
28  
Minimum Row Active to Row Active  
delay  
20 ns  
14  
14  
14  
14  
14  
29  
30  
31  
32  
33  
34  
35  
Minimum RAS to CAS delay  
Minimum Ras pulse width  
Module Bank Density (per bank)  
SDRAM input setup time  
30 ns  
45 ns  
1E  
2D  
04  
30  
10  
30  
10  
FF  
12  
91  
FF  
1E  
2D  
08  
25  
10  
25  
10  
FF  
12  
89  
FF  
1E  
2D  
10  
25  
10  
25  
10  
FF  
12  
8A  
FF  
1E  
2D  
10  
25  
10  
25  
10  
FF  
12  
8B  
FF  
1E  
2D  
20  
25  
10  
25  
10  
FF  
12  
97  
FF  
3 ns  
1 ns  
3 ns  
1 ns  
SDRAM input hold time  
SDRAM data input setup time  
SDRAM data input hold time  
36-61 Superset information  
62  
63  
SPD Revision  
Revision 1.2  
Checksum for bytes 0 - 62  
64- Manufactures’s information (optional)  
125  
126 Frequency Specification  
127 Details  
PC66  
66  
C7  
FF  
66  
87  
FF  
66  
C7  
FF  
66  
C7  
FF  
66  
C7  
FF  
128+ Unused storage locations  
Semiconductor Group  
14  
HYS64Vx00(2)0G(C)D-10  
144 pin SO-DIMM SDRAM Modules  
L-DIM-144-6  
16 MByte SO-DIMM Module package  
(144 pin, dual read-out, single in-line memory module)  
Front Side:  
67,5  
63,6  
3,8  
1
59 61  
143  
+0.1  
1.0  
-
3,3  
32.8  
23.2  
24.5  
4,6  
2,5  
Backside:  
3,7  
O 1,8  
2
60 62  
144  
Details of Notch :  
Detail of Contacts:  
1,5 +/-0,1  
0,6+/- 0.05  
0,8  
2Mx64 SDRAM SODIMM  
DM144-6.WMF  
preliminary drawing  
Semiconductor Group  
15  
HYS64Vx00(2)0G(C)D-10  
144 pin SO-DIMM SDRAM Modules  
L-DIM-144-7  
32 MByte SO-DIMM Module package  
(144 pin, dual read-out, single in-line memory module)  
Front Side:  
67,5  
63,6  
3,8  
1
59 61  
143  
+0.1  
1.0  
-
3,3  
32.8  
23.2  
24.5  
4,6  
2,5  
Backside:  
3,7  
O 1,8  
2
60 62  
144  
Details of Notch :  
Detail of Contacts:  
1,5 +/-0,1  
0,6+/- 0.05  
0,8  
4Mx64 SDRAM SODIMM  
DM144-7.WMF  
preliminary drawing  
Semiconductor Group  
16  
HYS64Vx00(2)0G(C)D-10  
144 pin SO-DIMM SDRAM Modules  
L-DIM-144-8  
64 MByte SO-DIMM Module package  
(144 pin, dual read-out, single in-line memory module)  
Front Side:  
67,5  
63,6  
3,8  
1
59 61  
143  
+0.1  
1.0  
-
3,3  
32.8  
23.2  
24.5  
4,6  
2,5  
Backside:  
3,7  
O 1,8  
2
60 62  
144  
Details of Notch :  
Detail of Contacts:  
1,5 +/-0,1  
0,8  
0,6+/- 0.05  
8Mx64 SDRAM SO  
DM144-8.WMF  
preliminary drawing  
Semiconductor Group  
17  
HYS64Vx00(2)0G(C)D-10  
144 pin SO-DIMM SDRAM Modules  
L-DIM-144-C6  
64 MByte COB SO-DIMM Module package  
(144 pin, dual read-out, single in-line memory module)  
Front Side:  
67,5  
63,6  
3,8  
+0.1  
1
61  
143  
59  
1.0  
-
3,3  
32.8  
23.2  
24.5  
4,6  
2,5  
Backside:  
3,7  
O 1,8  
60  
2
62  
144  
Details of Notch :  
Detail of Contacts:  
+/-0,1  
1,5  
+/- 0.05  
0,8  
0,6  
8Mx64 COB-SDRAM SODIMM  
DM144-C6.WMF  
preliminary drawing  
Semiconductor Group  
18  
HYS64Vx00(2)0G(C)D-10  
144 pin SO-DIMM SDRAM Modules  
L-DIM-144-C7  
128 MByte COB SO-DIMM Module package  
(144 pin, dual read-out, single in-line memory module)  
Front Side:  
67,5  
63,6  
3,8  
1
61  
143  
1.0 +0.1  
59  
-
3,3  
32.8  
23.2  
24.5  
4,6  
2,5  
Backside:  
3,7  
O 1,8  
60  
2
62  
144  
Details of Notch :  
Detail of Contacts:  
+/-0,1  
1,5  
+/- 0.05  
0,6  
0,8  
16Mx64 COB-SDRAM SODIMM  
DM144-C7.WMF  
preliminary drawing  
Semiconductor Group  
19  
厂商 型号 描述 页数 下载

INFINEON

HYS64-72V2200GU-8 3.3V 2M ×64 /72- 1位BANK SDRAM模块3.3V 4M ×64 /72- 2位BANK SDRAM模块[ 3.3V 2M x 64/72-Bit 1 BANK SDRAM Module 3.3V 4M x 64/72-Bit 2 BANK SDRAM Module ] 17 页

INFINEON

HYS64-74V8200GU 3.3 V 8M ×64 /72- 1位银行SDRAM模块3.3 V 16M ×64 /72- 2位银行SDRAM模块[ 3.3 V 8M x 64/72-Bit 1 Bank SDRAM Module 3.3 V 16M x 64/72-Bit 2 Bank SDRAM Module ] 17 页

INFINEON

HYS6472V16200GU 3.3 V 16M ×64 /72-位SDRAM模块3.3 V 32M ×64 /72-位SDRAM模块3.3 V 64M ×64 /72-位SDRAM模块[ 3.3 V 16M x 64/72-Bit SDRAM Modules 3.3 V 32M x 64/72-Bit SDRAM Modules 3.3 V 64M x 64/72-Bit SDRAM Modules ] 17 页

INFINEON

HYS6472V4200GU 3.3V 4M ×64 /72- 1位BANK SDRAM模块3.3V 8M ×64 /72- 2位BANK SDRAM模块[ 3.3V 4M x 64/72-Bit 1 BANK SDRAM Module 3.3V 8M x 64/72-Bit 2 BANK SDRAM Module ] 15 页

INFINEON

HYS64D128020GBDL-6-A [ DDR DRAM Module, 128MX64, 0.7ns, CMOS, SO-DIMM-200 ] 11 页

ETC

HYS64D128020GBDL-7-A ? 1GB ( 1024Mx64 ) PC2100 2银行?\n[ ?1GB (1024Mx64) PC2100 2-bank? ] 11 页

INFINEON

HYS64D128020GU-7-A 2.5 V 184针无缓冲DDR- SDRAM我模块[ 2.5 V 184-pin Unbuffered DDR-I SDRAM Modules ] 18 页

INFINEON

HYS64D128020GU-8-A 2.5 V 184针无缓冲DDR- SDRAM我模块[ 2.5 V 184-pin Unbuffered DDR-I SDRAM Modules ] 18 页

QIMONDA

HYS64D128020GU-8-A [ DDR DRAM Module, 128MX64, 0.8ns, CMOS, PDMA184 ] 18 页

INFINEON

HYS64D128021 200针的小型双列直插式内存模块[ 200-Pin Small Outline Dual-In-Line Memory Modules ] 23 页

PDF索引:

A

B

C

D

E

F

G

H

I

J

K

L

M

N

O

P

Q

R

S

T

U

V

W

X

Y

Z

0

1

2

3

4

5

6

7

8

9

IC型号索引:

A

B

C

D

E

F

G

H

I

J

K

L

M

N

O

P

Q

R

S

T

U

V

W

X

Y

Z

0

1

2

3

4

5

6

7

8

9

Copyright 2024 gkzhan.com Al Rights Reserved 京ICP备06008810号-21 京

0.227023s