电学参数特性
测试条件VA = VDR = +1.9V, OutV = 1.9V, 正弦差分信号输入采用交流耦合,
输入范围为870mVP-P, CL = 10 pF, 时钟输入为正弦信号,且频率为1.5GHz,差分幅
度为0.5Vp-p,占空比为50%,VBG引脚浮空,外接REXT = 3300Ω ±0.1%,输入信号源
差分内阻为100Ω,芯片工作模式在SDR模式,且为非扩展控制模式。除非特别声
明,芯片默认温度为 25o C ,典型性能指标是在理论工作电压和TA=25℃的条件下
测试得到的。
最值范围
条件(注 1,2,3)
(如无特殊说明
-40oC≤TA≤+85 oC)
参数
符号
单位
最小
最大
值
值
静态参数
直流耦合,1MHz正弦输入
直流耦合,1MHz 正弦输入
积分非线性
INL
±1.0
LSB
微积分非线性
无误码精度
DNL
±0.35 LSB
8
Bits
LSB
mV
mV
失调误差
VOFF
-1.5
+0.5
±27
±27
255
0
正输入范围误差
负输入范围误差
超出范围输出代
码(OR 为高)
PFSE
NFSE
注 4
注 4
(VIN+)-(VIN-)>正全摆幅
(VIN+)-(VIN-)<负全摆幅
正常模式(non DES)动态参数
fIN = 373 MHz, VIN = FSR − 0.5dB
fIN = 748 MHz, VIN = FSR − 0.5dB
7.0
6.6
Bits
有效比特数
ENOB
fIN = 373 MHz, VIN = FSR − 0.5dB
fIN = 748 MHz, VIN = FSR − 0.5dB
fIN = 373 MHz, VIN = FSR − 0.5dB
fIN = 748 MHz, VIN = FSR − 0.5dB
44
42
dB
dB
dB
信号/噪声谐波
信号/噪声
SINAD
SNR
44
42
fIN = 373 MHz, VIN = FSR − 0.5dB
fIN = 748 MHz, VIN = FSR − 0.5dB
-47
-47
总谐波失真
THD
47
47
fIN = 748 MHz, VIN = FSR − 0.5dB
fIN = 748 MHz, VIN = FSR − 0.5dB
无杂散动态范围
SFDR
fCLK1
dB
最大输入时钟
频率
正常(non DES)模式
1.5
GHZ
通道交错模式(DES 引脚 141 浮空)动态特性
fIN = 373 MHz, VIN = FSR − 0.5dB
6.6
6.6
ENOB
SINAD
SNR
有效比特数
信号/噪声谐波
信号/噪声
Bits
dB
fIN = 748 MHz, VIN = FSR − 0.5dB
41.5
41.5
43.5
41.5
fIN = 373 MHz, VIN = FSR − 0.5dB
fIN = 748 MHz, VIN = FSR − 0.5dB
fIN = 373 MHz, VIN = FSR − 0.5dB
fIN = 748 MHz, VIN = FSR − 0.5dB
dB
■泉州瑞丰
9/38 ■